郭德纲与侯耀文合作:电子概念集锦

来源:百度文库 编辑:偶看新闻 时间:2024/05/05 00:06:04
1.高速信号:当电路中的数字信号在传输线上的延迟大于1/2上升时间时,就叫做高速电路。(量化定义、大部分设计者所接受)2.高频信号:我们除了关心信号的固有频率,还应当考虑信号发射时同时伴随产生的高阶谐波的影响,一般我们使用下面这个公式来做定义信号的发射带宽,有时也称为EMI发射带宽:F=1/(Tr*π), F是频率(GHz);Tr(纳秒)指信号的上升时间或下降时间。
通常当F>100MHz的时候,就可以称为高频电路。所以,在数字电路中,是否是高频电路,并不在于信号频率的高低,而主要是取决于上升沿和下降沿。根据这个公式可以推算,当上升时间小于3.185ns左右的时候,我们认为是高频电路。附:高频信号、高速信号的区别:总的说来,如果一定要给“高速电路”和"高频电路”比较出一个区别来,那就是高速电路主要看信号的上升/下降时间和传输线延迟的关系,当然可能是大于1/2上升时间,也可能是1/4、1/6或1/8,根据不同的应用而定。 而对于高频电路的定义,主要看其边沿产生的频谱,是信号本身的特征,而不考虑传输线的因素。当然发射带宽是超过100M、500M、还是1GHz,这个也没有严格的定义,根据不同的应用而定。3.集肤效应/趋肤效应:对于导体中的交流电流,靠近导体表面处的电流密度大于导体内部电流密度的现象。随着电流频率的提高,趋肤效应使导体的电阻增大,电感减小。4.setup time/hold time (建立时间/保持时间) Setup/hold time 是测试芯片输入信号时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。  
建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF(D触发器)将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 5.竞争与冒险现象在组合逻辑中,由于门的输入信号通路经过了不同的延时,导致到达该门的时间不一致叫竞争产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容6.TTL/COMS电平 7.单片机上电没有运转(1)确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。
(2)检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。
(3)检查晶振是否起振。一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。 (4)如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。(5)经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。   8.多级放大电路常用的耦合方式及应用场合阻容耦合.变压器耦合和直接耦合。阻容耦合常用于一般低频放大电路;当传输的信号功率较大且要求阻抗变换的场合采用变压器耦合;用于直流信号和变化缓慢的交流信号的放大采用直接耦合。