触摸屏厂家排名:TTL电平和CMOS电平的区别

来源:百度文库 编辑:偶看新闻 时间:2024/04/28 16:30:28

TTL电平和CMOS电平的区别!(转贴)

TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。          TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响;另外对于并行数据传输,电缆以及连接器的费用比起串行通信方式来也要高一些。www.eda365.com6 c4 p; z2 k' r3 D$ f& L
什么是TTL电平,什么是CMOS电平,他们的区别
4 I& g3 G& a: N0 }PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计(一)TTL高电平3.6~5V,低电平0V~2.4V ' w6 n- P7 `( L6 E
CMOS电平Vcc可达到12V PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计4 K, M" v1 {! i- B% A9 F% y" l
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为 EDA365高速PCB论坛$ K3 Y* O# j3 |
0.1Vcc。
: s% F. o5 f9 h9 A4 s7 XEDA365高速PCB论坛CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
% [. P4 ]! s1 a3 @* H7 E- l4 rPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计TTL电路不使用的输入端悬空为高电平 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计&k, H; f' e0 e8 b1 a! l+I$ J
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
+ l  s, H/ s% c9 M用TTL电平他们就可以兼容PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计1 |+W! L7 C' k) t( s
(二)TTL电平是5V,CMOS电平一般是12V。
# c6 i1 L8 F$ v' y" r$ a& UPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V。
7 k; e  ?% ^3 h9 G1 U- HPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计$ {-I, ^# S9 D) W7 b
(三)TTL电平标准
( Z' j8 x# C  G2 w6 Z& H7?输出 L: <0.8V ; H:>2.4V。
; ^6 |/ B0 A# ~输入 L: <1.2V ; H:>2.0V EDA365高速PCB论坛& D%Q* q* c3 C: x
TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。
+ D& F) g6 z! |9 oPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计CMOS电平: PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计  I%}$ }/ Q1 \/ \7 g: Z/ h
输出 L: <0.1*Vcc ; H:>0.9*Vcc。
7 }" ]# e& R+ _/ m7 b% }5 ]1a+ r( |PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计输入 L:<0.3*Vcc ; H:>0.7*Vcc.
% t0 l5 g. p" W. z" JEDA365高速PCB论坛           一般单片机、DSP、FPGA他们之间管教能否直接相连.一般情况下,同电压的是可以的,不过最好是要好好查查技术手册上的VIL,VIH,VOL,VOH的值,看是否能够匹配(VOL要小于VIL,VOH要大于VIH,是指一个连接当中的)。有些在一般应用中没有问题,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。/ K. M! @$ R- ]: |/ ^
例如:74LS的器件的输出,接入74HC的器件。在一般情况下都能好好运行,但是,在参数上却是不匹配的,有些情况下就不能运行。
% o/ C9 \# q4 m( Y4 v6 dPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计
+ Z1 d& q6 o; `, \2 ?PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计TTL与COMS电平使用区别
8 L* U5 `* w' R3 B5 n9 OEDA365高速PCB论坛www.eda365.com+ [! P7 {+ m( S1 y- \9w  @# h+ _' w
1、电平的上限和下限定义不一样,CMOS具有更大的抗噪区域。 www.eda365.com+ d1 ^$ H5 U) i
同是5伏供电的话,ttl一般是1.7V和3.5V的样子,CMOS一般是www.eda365.com5 m7 x5 X7 T: r' w! ]. p
2.2V,2.9V的样子,不准确,仅供参考。 www.eda365.com!Q* @5 C+ M2 s6 j' J
2、电流驱动能力不一样,ttl一般提供25毫安的驱动能力,而
5 E0 [( k. H4 |, M& h8 i7 |, @3z  awww.eda365.comCMOS一般在10毫安左右。
: }5 r: u6 g9 K7 `( v7a  TPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计3、需要的电流输入大小也不一样,一般ttl需要2.5毫安左右,CMOS
9 c1 J0 l' d+ n$ ~7 x; p9 FEDA365高速PCB论坛几乎不需要电流输入。PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计: I) p- s7 m/ [- G9 P
4、很多器件都是兼容ttl和CMOS的,datasheet会有说明。如果不考虑
6 h, d$ T* [+ F- I) }PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计速度和性能,一般器件可以互换。但是需要注意有时候负载效应可能PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计5 E# F8 \  c1 J, m- t: B8 \)X. t8 z
引起电路工作不正常,因为有些ttl电路需要下一级的输入阻抗作为
; K& y# V2B  Hwww.eda365.com负载才能正常工作。
( q8 ~# l* H7 v& b  aTTL——Transistor-TransistorLogic
6 b! N3 f- [0 P* F6 g; pPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计HTTL——High-speed TTL ) q; D7 T/_  p1 C"A
LTTL——Low-power TTL EDA365高速PCB论坛/ @# S*Z/ p3 k; r1 F+ q
STTL——Schottky TTL
' l0 d4 Z% j% C/ E2 k: e9 [0 `PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计LSTTL——Low-power Schottky TTL
/ n+ _2 u4 N# e7 O' l; M+ c6 qPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计ASTTL——Advanced Schottky TTL PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计5 T'~4 }5 k+ D: A
ALSTTL——Advanced Low-power Schottky TTL EDA365高速PCB论坛8~  z1 w% s9 w* e
FAST(F)——Fairchild Advanced schottky TTL www.eda365.com-S5 z3 |* a3 F
CMOS——Complementary metal-oxide-semiconductor
2 Q; V1 z" v! M: c2 Z2 HEDA365高速PCB论坛HC/HCT——High-speed CMOS Logic(HCT与TTL电平兼容) www.eda365.com2 ^  W) F2 d0|' R3 g5 Q: K
AC/ACT——Advanced CMOS Logic(ACT与TTL电平兼容)(亦称ACL) EDA365高速PCB论坛, i  N) i2 O5 v9 K3 {4 s7 ^5H
AHC/AHCT——Advanced High-speed CMOS Logic(AHCT与TTL电平兼容)
3 h  a" |  C7U& |/ tFCT——FACT扩展系列,与TTL电平兼容
! R4 _2 J' a$ REDA365高速PCB论坛FACT——Fairchild Advanced CMOS Technology,其PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计9 H/ H, D1 n" K
PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计  I/ `6 [2 A" s4 k4 C2 v7 R
1,TTL电平: PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计) J4~* C4 q: ]8 A: p2 S- L
输出高电平 〉2.4V 输出低电平 〈0.4V/ }, W7 f1_3 }( L  X( I  i
在室温下,一般输出高电平是3.5V 输出低电平是0.2V。
" W: K5 b* l2 kPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计最小输入高电平和低电平
) |. s# ^6 A) e) P# O/ Z! h+ VPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计输入高电平 〉=2.0V 输入低电平 《=0.8V PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计; o9w# m, e7 E
它的噪声容限是0.4V.1 P+ v8 L2 g!s$ o+ |2 o$ F
PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计+ S1 W) P7 d3 }" X  Y1u# w4 ^
2,CMOS电平:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计6 R#Y! r* d. o
逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计) S1 B3 y: W3 U' T6 P6 `3 B
3,电平转换电路: PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计; }:C2 O5 f4 B. ?6 N1 A' a1 D% P
因为TTL和COMS的高低电平的值不一样(ttl 5vcmos 3.3v),所以互相连接时需EDA365高速PCB论坛: d. E5z) u% j# O4 R, C
要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计9 o;|- z3 t' Y+ b
PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计2 o9 R5 q: H4 c7 f8Y! J4 u& {
4,OC门,即集电极开路门电路,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计  D, |  B4`  W0 K+ X
将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱
( K$ O$ q* ~7 t$ zPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计动门电路。
6 A  S. S7 m. r' G& ~7}PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计; i)S! M" ?' \+ L2 V+ n
5,TTL和COMS电路比较: / i; e7 Y0 T& e& X% V/ U#b  c
1)TTL电路是电流控制器件,而coms电路是电压控制器件。www.eda365.com! A6 Q4 r$ ^# f% r1D" p; m
2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。
; _. y/ v: M( E" D,N  a4 j# oPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。
6 V# Z1 m2 r5 D& }6 x.B  U; Y/ sPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计. {! k+ n# u; V0 [8 V5 I  y
现象。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计9 c% b6 f: h' f% N
3)COMS电路的锁定效应: EDA365高速PCB论坛7 H4 }4 a  p( L
COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计8 j4 y9 z; L0 v2 q: y7 |) I* i, n
。这种效应就是锁定效应。当产生锁定效应时,COMS的内部电流能达到40mA以上,很容易
8 }: K2 T- B# Z2 t3 N0 T+ u2 x; tPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计烧毁芯片。
1 E5 G  S, P( |PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计防御措施: 2 g1 {$ a% z' C  F: k4 f1 ]9 x2 h
1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。 EDA365高速PCB论坛" H)F7 S# A+ H0 f
2)芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压。
9 r& ^% m# f3 u5 h0 ]+ W$ IEDA365高速PCB论坛3)在VDD和外电源之间加线流电阻,即使有大的电流也不让它进去。
& D1 [; n2 p) b: K3 k+ b. VPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计4)当系统由几个电源分别供电时,开关要按下列顺序:开启时,先开启COMS电路得电
, @  Q: A& m1 u4 XEDA365高速PCB论坛源,再开启输入信号和负载的电源;关闭时,先关闭输入信号和负载的电源,再关闭COMS
+ J# J% h% v  g/ xPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计! c9 Z- v7 J9 |! K+ P
电路的电源。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计- i4J6 I. Y. I! \

% q8 k% _1 I. L2 S8 ^$ H+ ^+ LEDA365高速PCB论坛6,COMS电路的使用注意事项 4 l3 j: F4 I; G; n/ r8 {
1)COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计0 w- q- u' Z! d& i) S
,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。 www.eda365.com*v! ~6 Z: f) [$ {8 H  [
2)输入端接低内组的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的# H2 E% W( A# X& ?2 d# M) c
电流限制在1mA之内。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计"N" I0 O) n- Q! d! z1 L, f6W! y$ b6 l
3)当接长信号传输线时,在COMS电路端接匹配电阻。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计( S3 f0 ^+ b1 z+ ]9 u( ]* \* o# o
4)当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是
# U' y! a( R: a3 C( U% S3 {PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计外界电容上的电压。
% g- Q9 v, m8 s9 n, ]; P4 U/ }. L6yEDA365高速PCB论坛5)COMS的输入电流超过1mA,就有可能烧坏COMS。 www.eda365.com3 n  I) {0 o: {: N  i
www.eda365.com  A- E* F9 N0 ?# c1 G9 Z
7,TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理): $ D3 |" N4 o7 C0 Q# {7 x% E9 r
1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻。www.eda365.com7 s& M. q) j( k% H
PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计+ q3 b. V9 X7 B" W* B7 W0 Z' C
2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电; f5 Z  V6 L; W( B: k) B$ P! B
平。因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧时,www.eda365.com4 c9 a2 a6 l-U9 R9 _) V6 Y

& C3 g8 s3 @8 e: zPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电
' b* N( d7 A  ?% \: q! E'?PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计平。这个一定要注意。COMS门电路就不用考虑这些了。
: c" Q1 o; r$ }: M) ]PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计www.eda365.com& x6 o+ O. L0 k* B
8,TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫
3 |5 R- _, r, A+ F5 D% ]- \" w+sPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计做开漏输出。 PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计6 c+ M; o- [;h2 [$ ?5 d# r
OC门在截止时有漏电流输出,那就是漏电流,为什么有漏电流呢?那是因为当三机管截
& e+ ]& U* O# Y2 G0 aEDA365高速PCB论坛止的时候,它的基极电流约等于0,但是并不是真正的为0,经过三极管的集电极的电流也PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计. a. c" l2 L2 F.f' r1 y
就不是真正的0,而是约0。而这个就是漏电流。开漏输出:OC门的输出就是开漏输出;OD
" F/ z* W! L- M3 Y( U& P/^www.eda365.com门的输出也是开漏输出。它可以吸收很大的电流,但是不能向外输出的电流。所以,为了PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计/ L, g1 g" o( x
能输入和输出电流,它使用的时候要跟电源和上拉电阻一齐用。OD门一般作为输出缓冲/驱! h$ O' J: v1 D7 y-g! ~( E
动器、电平转换器以及满足吸收大负载电流的需要。 www.eda365.com#|% c/ l. {# T2 h' W: h
9,什么叫做图腾柱,它与开漏电路有什么区别?
4 T7 V6 [( U, e/ @7 L, Z3 _9 tEDA365高速PCB论坛TTL集成电路中,输出有接上拉三极管的输出叫做图腾柱输出,没有的叫做OC门。因为
7 a* Z# R, z3 L6 s* g3 d3 }5 ~$ Z3 mPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计TTL就是一个三级关,图腾柱也就是两个三级管推挽相连。所以推挽就是图腾。一般图腾式PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计# p4 k; s. e# ]0 ?3 a% b& S5 I8 ~) I
输出,高电平400UA,低电平8MAPCB设计论坛,PCB

1.
+ o5 t4 s4 L$ VTTL电路和CMOS电路的逻辑电平www.eda365.com. [3 Z7 U, j/Z7 r
VOH:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计9 H  X1 Z" A:y6 V% g5 u. c6 t  `
逻辑电平 1 的输出电压
; ?$ z5 f0 ]8 Z0 Y/ Z; F$ iPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计VOL:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计* Z7 ?4 v% m5 A7 W
逻辑电平 0 的输出电压www.eda365.com5 v1 s3 ^9\& ]8 ]5 ?, F
VIH :
/ F. {% q$ B$ h0 RPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计逻辑电平 1 的输入电压
9 v& A8 g1 h9 o4 X8 `" [#[EDA365高速PCB论坛VIH:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计0 C-b3 `& B" o+ B9 X1 P4 G5u- `
逻辑电平 0 的输入电压www.eda365.com, ?5 a& f- ~" W' `. @" G' H: w
TTL电路临界值:
1 ]" n$ t' q, }, w3 N) sPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计VOHminPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计* O2 n8 i1 F, M
=PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计9 a6 f% `& @7 t" h7 ~* C2n/ p  G9 o
2.4V
2 Y# H$ F( j# H  D# H9 i( g3h4 Z5 aEDA365高速PCB论坛VOLmax3 N4 r& M; k% t* \) I9 t
=
: m4 ~4 g, m- X  x6 n$ P0\www.eda365.com0.4V
' f, u+ s  q1 J' Z! dPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计VIHmin0 K&Z) R! D: J0 H% `
=
) W6 d6 H: ?1 F: a6 }PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计2.0Vwww.eda365.com8H! H% R/ n: e- O2 p
VILmaxwww.eda365.com- j4 j' V* K3 k# O; }/ k
=www.eda365.com6 U( d$ k! f7 c. V. a, W. c
0.8VEDA365高速PCB论坛7^* z3 K' B& E8 w7 N
CMOS电路临界值(电源电压为+5V)
$ g1 L, R+ h. B, dPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计VOHmin
4 |5 _7 y  X) S' d3 hEDA365高速PCB论坛=
" E5 O  w/ p8 U4 I/ w2@PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计4.99VEDA365高速PCB论坛%{3 `7 |, r# X
VOLmaxwww.eda365.com+ U$ |- O& E% O# i# H/ v
=
1 j  R* a8 ~5 U  O!oPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计0.01V
* A3 ^% X" R/ n6 @VIHminPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计+ c% ^) R5 i! ~' V$ L, T! m
=www.eda365.com- P: d: g$ U1 v% a3 }1 @'I  I
3.5VEDA365高速PCB论坛)D- g+ V& G! v1 _
VILmaxPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计6 R( w% F; ~6 o( f/ ]2 H0 }
=
; J  T7 E! m% `4 G7 S# FPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计1.5V
# n( T' T$ [9 H. G0 R% jPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计2.www.eda365.com+m$ }1 j$ K& M7 g
TTL和CMOS的逻辑电平转换
4 S5 u' K1 t4 [" {, C, g&QEDA365高速PCB论坛CMOS电平能驱动TTL电平www.eda365.com( p, b7 y,x  P( T
TTL电平不能驱动CMOS电平,需加上拉电阻。

3.PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计* }+ O4 x7 j8 B/ X2 B. A
常用逻辑芯片特点
  O4 H# s% Y# X# j74LS系列:www.eda365.com1 o8 P; E) `" _; F5 w
TTLPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计! w" R8 |3 Z4 A& H
PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计# v$ t6 H/ B1 \4 B3 V. w
输入:EDA365高速PCB论坛. O# ?% D0 ~# Y' u: \
TTL
- Y; F2 s0 E; [- sPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计* U  S/ m9 u0 }. k3b+ O
输出:
* s" S6 d2 T  |.hwww.eda365.comTTL
7 b$ T1 }4 B" v* Z- D2 g3 ~PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计74HC系列:PCB设计论坛,PCBlayout设计,高速PCB设计,高速SI仿真设计0 ]4 S' |8 w9 w5 ]1 c
CMOS
* H+ n, s# ]: O* {! ]* a+ g2 l1 ^* Q!L- jPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计输入:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计, D$ f- z  K4 K
CMOS
0 K) M9 B* O* BPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计输出:EDA365高速PCB论坛5 }0 W+ h& s: O# _% B4 l- \
CMOS
. M. N4 F0 F% O$ o% K0 g" u+Kwww.eda365.com74HCT系列:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计" l5 s; Q% u% S) k
CMOS" B& M! s: ^, g7 j' Q
输入:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计7 v" e" a9 @% X* e!f
TTL
/ Y  g* C) n. y$ ~9 ^+ h6jPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计PCB设计论坛,PCBlayout设计,高速PCB设计,高速SI仿真设计% B2 M( _5 y# y/ D) D
输出:
- Q$ z- c& W! E) b. t) U# SEDA365高速PCB论坛CMOSPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计% M3 `( W8 C6 R/ K
CD4000系列:! s5 M# P* [3 f'P1 U  M
CMOS, A/ u+ p8 c7V' J$ m+ n
输入:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计6 n5 X/ K+ K7 G+ v) z
CMOSPCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计' P: q" j- ~% r: {2 U
输出:PCCMOSB设计论坛,PCBlayout设计,高速PCB设计,高速SI仿真设计( M, J& V+ e"@" w& e; A