广州哪里有爵士鼓买:8251A的内部结构

来源:百度文库 编辑:偶看新闻 时间:2024/05/09 05:18:05
(1)接收器

接收器包括接收缓冲器和接收控制逻辑两部分。接收器的功能是接收在RXD引脚上的串行数据,并按规定的格式把它转换成并行数据,存放在数据总线缓冲器中。
①接收缓冲器
接收缓冲器主要由移位寄存器和数码寄存器组成。接收器接收传送到RXD(接收数据输入端)引脚上的串行数 据,并对串行数据流的特殊位(奇偶位,停止位等)和字符(同步字符)进行检查、处理,按规定的格式将串行 数据转换为并行数据存放在缓冲器中。
接收移位寄存器和接收数据缓冲器组成了双缓冲器结构。
②接收控制逻辑
这一部分控制串行数据的接收,包括三条控制线:
RXRDY(Receiver Ready)接收器准备好,输出,高电平有效。
RXC(Receiver Clock)接收时钟,输入。
SYNDET/BRKDET(SYNchronous DETect/BreaK DETect)同步检测/断点检测,输出/输入,高电平有效。

(2)发送器

发送器包括发送缓冲器和发送控制逻辑两部分。
①发送缓冲器和发送过程
发送数据缓冲器接收由CPU送来的并行数据,按初始化编程指定的数据格式转换成串行数据流送至发送移位寄存器,在TXC的下降沿从TXD引脚发送出去。
发送数据缓冲器和发送移位寄存器组成了发送的双缓冲器结构。
②发送控制逻辑
该部分控制串行数据的发送操作,包括3条控制线:
TXRDY(Transmitter ReaDy)发送器准备好,输出,高电平有效。
TXE(Transmitter Empty)发送器空,输出,高电平有效。
TXC(Transmitter Clock)发送时钟,输入。

(3)读/写控制逻辑

读/写控制逻辑接收CPU的有关控制信号,据此确定对8251A的操作。该部分共有6条对外引线。
CLK 时钟,输入。
RESET 复位,输入,高电平有效。RESET有效,8251A被强行复位到空闲状态。只有在重新初始化后才能脱离空闲状态。
(Chip Select)片选,输入,低电平有效。
(Control/Data) 控制/数据信号,输入。
(Read)读,输入,低电平有效。
(WRite)写,输入,低电平有效。

(4)数据总线缓冲

数据总线缓冲器是三态,双向,8位缓冲器,经引脚D7~D0和系统的数据总线相连,是8251A与系统数据总线之间的接口。数据总线缓冲器包括:
① 状态字缓冲寄存器,寄存8251A接收/发送操作的各种工作状态。
② 发送数据缓冲寄存器,暂存由CPU送来的数据或控制字。8251A没有独立的控制寄存器,写入的控制命令和发送的数据共用一个寄存器。
③ 接收数据缓冲寄存器,暂存接收到的准备送往CPU数据。

(5)调制解调控制逻辑

远程通信时,8251A的TXD端数据经调制器调制后送上传输线,经传输线送来的信号经解调后送往8251A的RXD端。为了在8251A和调制解调器之间能正确的传送数据,8251A调制解调控制逻辑产生四个相应的联络信号如下:
(Data Terminal Ready)数据终端准备好,输出,低电平有效。
(Data Set Ready)调制解调器准备好,输入,低电平有效。
(Request To Send)请求发送,输入,低电平有效。
(Clear To Send)允许发送,输入,低电平有效。
当8251A不与调制解调器相接而是接续其它外设时,这四条线可以作为控制数据传输的联络线。